5.3 CPU总线接口主要测试点